TXMC633

TXMC633 Rekonfigurierbares FPGA-Modul mit 64 TTL-oder 32 Differenz-/M-LVDS-IOs

XMC-Modul mit einem Anwender-programmierbaren Xilinx XC6SLX45T oder XC6SLX100T FPGA-Baustein. Das TXMC633-x0R hat 64 ESD-geschützte TTL-IO-Leitungen, das TXMC633-x1R 32 Differenz-IOs mit EIA-422/485-kompatiblen, ESD-geschützten Transceivern. Das TXMC633-x2R stellt 32 TTL- und 16 Differenz-IOs zur Verfügung, das TXMC633-x3R hat 32 M-LVDS I/O-Leitungen und das TXMC633-x4R bietet 32 TTL I/O und 16 M-LVDS I/L-Leitungen. Alle Leitungen sind einzeln als Ein- oder Ausgang programmierbar. Die Eingänge sind immer aktiv und erlauben jederzeit das Rücklesen des Zustands einer IO-Leitung. Die TTL-Leitungen haben Pull-Up Widerstände, die an 3.3V oder 5V geschaltet werden können. Die RS-485 Differenz-Leitungen sind mit 120Ω Widerständen terminiert und die M-LVDS Differenz-Leitungen sind mit 100Ω Widerständen terminiert.

Das TXMC633 bietet für kundenspezifische I/O Erweiterungen und Inter-Board Kommunikation 64 FPGA I/O-Leitungen über P14 und 3 FPGA Mulit-Gigabit Transceiver über P16. Die P14 I/O-Leitungen können als 64 Single-ended LVCMOS33 oder als 32 Differential LVDS33 Schnittstellen konfiguriert werden.

Das FPGA wird über einen Flash-Baustein konfiguriert. Der Flash-Speicher ist im System programmierbar. Ein Modul mit JTAG-Anschluss ermöglicht In-Circuit real-time Debugging des FPGA-Designs mit der Xilinx "ChipScope". Anwendungen können mit Design-Software ISE Projekt Navigator und Embedded Entwicklungskit (EDK) von Xilinx entwickelt werden.

Die IO-Leitungen stehen über eine HD68-Buchse in der Frontplatte und auf dem P14 und P16-Stecker zur Verfügung.

Linux, LynxOS, Integrity, QNX, VxWorks und Windows Treiber sind lieferbar. Alle Treiber - mit Ausnahme von Windows - werden als C Source-Code geliefert.

JETZT ANFRAGEN

TECHNISCHE BESCHREIBUNG

proimg1
  • XMC-Modul, 32-bit/33MHz PCI Interface, IEEE P1386.1 konform, PCI 2.2 konform, 3.3/5V Vio
  • Spartan6 FPGA: TXMC633-1x mit Xilinx XC6SLX45T-2, TXMC633-2x mit Xilinx XC6SLX100T-2
  • Serielles Flash
  • 128 MB 16-bit DDR3 SDRAM
  • 32 Mbit SPI-EEPROM für FPGA Konfiguration
  • Flash im System und opt. über JTAG programmierbar
  • I/O-Leitungen: 64 TTL-IOs (-x0R), 32 Differenz-IOs (-x1R), 32 TTL-IOs und 16 Differenz-IOs (-x2R), 32 M-LVDS I/O (-x3R) oder 32 TTL I/O und 16 M-LVDS I/O (-x4R) individuell als Ein-/Ausgang programmierbar
  • Front- oder P14/16-IO
  • -40°C .. +85°C Betriebstemperaturbereich
  • Integrity, Windows, Linux, LynxOS, QNX und VxWorks Treiber lieferbar
  • 5 Jahre Garantie

Bestellbezeichnungen

TXMC633-10R

XC6SLX45T-2 FPGA XMC-Modul mit 64 TTL-IOs

TXMC633-11R

XC6SLX45T-2 FPGA XMC-Modul mit 32 Differenz-IOs

TXMC633-12R

XC6SLX45T-2 FPGA XMC-Modul mit 32 TTL- und 16 Differenz-IOs

TXMC633-13R

XC6SLX45T-2 FPGA XMC-Modul mit 32 M-LVDS-IOs

TXMC633-14R

XC6SLX45T-2 FPGA XMC-Modul mit 32 TTL- und 16 M-LVDS-IOs

TXMC633-20R

XC6SLX100T-2 FPGA XMC-Modul mit 64 TTL-IOs

TXMC633-21R

XC6SLX100T-2 FPGA XMC-Modul mit 32 Differenz-IOs

TXMC633-22R

XC6SLX100T-2 FPGA XMC-Modul mit 32 TTL- und 16 Differenz-IOs

TXMC633-23R

XC6SLX100T-2 FPGA XMC-Modul mit 32 M-LVDS-IOs

TXMC633-24R

XC6SLX100T-2 FPGA XMC-Modul mit 32 TTL- und 16 M-LVDS-IOs

TA104-10R

1.8m Kabel mit HD-68 Steckern

TA203-10R

68-pin Klemmenblock mit HD-68 Buchse

TA304-10R

Verbindungssatz aus 1.8m Kabel mit HD-68 Steckern und 68-pol. Klemmenblock

TA900-10R

Program und Debug Box

TPIM003-10R

PIM-Modul mit 68-pin SCSI-3 Buchse

TDRV018-SW-42

VxWorks Treiber

TDRV018-SW-82

LINUX Treiber

TXMC633-FDK

FPGA Entwicklungskit

TECHNISCHE DOKUMENTATION

TXMC633 Datenblatt

TXMC633 User Manual

TA900 Datenblatt

TA900 User Manual

TPIM003 Datenblatt

TPIM003 User Manual

VxWorks Treiber User Manual

LINUX Treiber User Manual